Principios de diseño de circuitos para minimizar fallas ESD
Evite conectar las clavijas de dispositivos sensibles a ESD-, como dispositivos CMOS, directamente a las clavijas del conector. Utilice dispositivos de protección entre el dispositivo y los pines del conector.
Al diseñar circuitos lógicos, evite el uso de dispositivos-activados desde el borde. Si un pulso transitorio de ESD ingresa al circuito, es probable que dichas entradas causen un mal funcionamiento del sistema. Es mejor utilizar la lógica de detección de nivel-con una señal estroboscópica de validación para mejorar la resistencia ESD del circuito.
Seleccione componentes con la resistencia ESD requerida para implementar la función requerida. Por ejemplo, la ESD es una causa común de falla del dispositivo en aplicaciones RS-232. Los dispositivos con redes de protección ESD integradas y supresores de transitorios son más resistentes a las ESD. Asegúrese de que el dispositivo cumpla con los estándares ESD del sistema de aplicación correspondiente.



Si un dispositivo sensible en el circuito no tiene-circuitos de protección ESD integrados, proporcione un circuito de protección externo. Generalmente, puede conectar diodos TVS a tierra en entradas y salidas críticas, usar resistencias en serie en las entradas para limitar la corriente de entrada y conectar condensadores de desacoplamiento a los pines de la fuente de alimentación.
Si su diseño utiliza cable blindado, asegúrese de que haya un contacto de 360 grados entre el cable y el blindaje para evitar efectos de antena (campos radiados). Siga las precauciones de mitigación de EMI para reducir el impacto de los campos electromagnéticos externos y evitar emisiones nocivas que podrían afectar los equipos cercanos.
Puede controlar en gran medida las ESD utilizando materiales adecuados para encapsular los componentes electrónicos sensibles a las ESD-. Los fabricantes suelen utilizar tubos, cajas, bolsas y materiales similares antiestáticos para almacenar componentes y placas de circuito.

